DDR2 时钟测试 数据信号测试

单价: 面议
发货期限: 自买家付款之日起 天内发货
所在地: 直辖市 北京
有效期至: 长期有效
发布时间: 2023-12-14 11:30
最后更新: 2023-12-14 11:30
浏览次数: 133
采购咨询:
请卖家联系我
发布企业资料
详细说明

相关的列地址被选中之后,将会触发数据传输,但从存储单元中输出到真正出现在内存芯片的 I/O 接口之间还需要一定的时间(数据触发本身就有延迟,还需要进行信号放大),这段时间就是非常**的 CL(CAS Latency,列地址脉冲选通潜伏期)。CL 的数值与 tRCD 一样,以时钟周期数表示。如 DDR3-800,时钟频率为 100MHz,时钟周期为 10ns,如果 CL=2 就意味着 20ns 的潜伏期。CL只是针对读取操作。

由于芯片体积的原因,存储单元中的电容容量很小,信号要经过放大来保证其有效的识别性,这个放大/驱动工作由S-AMP负责,一个存储体对应一个S- AMP通道。但它要有一个准备时间才能保证信号的发送强度(事前还要进行电压比较以进行逻辑电平的判断),从数据I/O总线上有数据输出之前的一个时钟上升沿开始,数据即已传向S-AMP,也就是说此时数据已经被触发,经过一定的驱动时间终传向数据I/O总线进行输出,这段时间我们称之为 tAC(Access Time from CLK,时钟触发后的访问时间)。

                      图中标准CL=2,tAC=1

3775824447.jpg3777678124.jpg

相关时钟产品
相关时钟产品
相关产品